Bibliotecas escritas em Verilog
Piccolo
CPU RISC-V, pipeline simples de 3 estágios, para aplicativos de baixo custo (por exemplo, incorporado, IoT) (por CTSRD-CHERI).
- 5
- Apache License 2.0
kasirga_gok_2023
Kasırga - Gök Sayısal İşlemci Kategorisi RISC-V İşlemci Tasarımı.
- 5
- GNU General Public License v3.0 only
Kiwi-Project-Samples
Projetos de amostra para o uLab Kiwi FPGA + ESP32 e as placas de desenvolvimento Kiwi Lite.
- 4
rv32-cpu
Minha primeira tentativa bem-sucedida de construir uma CPU RISC-V.
- 2
- GNU General Public License v3.0 only
SDRAM_Controller_Verilog
Este controlador SDRAM é para SDRAM MT48LC32M16. Este módulo foi projetado sob a suposição de que a taxa de clock é de 100MHz.
- 2
nano_4k_quad_7segment
Driver de 7 segmentos de quatro dígitos com codificador BCD para o Tang Nano 4K.
- 1
find_first_set
Encontre a primeira operação de conjunto em Verilog-2001 com complexidade logarítmica.
- 1
Verilog_UDP_TCP
Module giải mã và đóng gói cho các giao thức IP/TCP+UDP. Viết bằng Verilog. Đề tài thực hiện cho Đồ án thiết kế luận lý..
- 1
- MIT
psram-tang-nano-9k
Um controlador PSRAM/HyperRAM de código aberto para Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA (por dominicbeesley).
- 1
- Apache License 2.0