Bibliotecas escritas em Verilog

xfcp

Plataforma de controle FPGA extensível.
  • 44
  • MIT

zbasic

Um sistema ZipCPU básico e básico projetado para testes e integração rápida em novos sistemas.
  • 38

interpolation

Técnicas de Interpolação Digital Aplicadas ao Processamento Digital de Sinais.
  • 37

Verilog_Calculator_Matrix_Multiplication

Este é um projeto simples que mostra como multiplicar duas matrizes 3x3 em Verilog.
  • 37
  • Mozilla Public License 2.0

NTHU-ICLAB

清華大學 | 積體電路設計實驗 (IC LAB) | 110上.
  • 34

MiSTery

Núcleo Atari ST/STe para FPGAs.
  • 30

demo-projects

Projetos de demonstração para várias placas Kintex FPGA (por openXC7).
  • 30
  • BSD 3-clause "New" or "Revised"

Arcade-TMNT_MiSTer

Teenage Mutant Ninja Turtles da Konami para a plataforma MiSTer FPGA.
  • 29
  • GNU General Public License v3.0 only

MiSTerFPGA_YC_Encoder

Todo o trabalho relacionado ao YC / NTSC & PAL Encoder para MiSTerFPGA.
  • 29
  • MIT

fftdemo

Uma demonstração mostrando como vários componentes podem ser combinados para construir um espectrograma simulado.
  • 28

neorv32-verilog

♻️ Converta o processador NEORV32 em um módulo netlist Verilog simples sintetizável usando GHDL.
  • 28
  • BSD 3-clause "New" or "Revised"

a2o

O núcleo A2O era uma continuação do A2I, escrito em Verilog, e suportava uma menor contagem de threads do que A2I, mas maior desempenho por thread, usando execução fora de ordem (renomeação de registro, estações de reserva, buffer de conclusão) e um armazenamento fila. Agora está sendo atualizado para conformidade e integração em projetos abertos. (por OpenPOWERFoundation).
  • 27
  • GNU General Public License v3.0

FPGA_RealTime_and_Static_Sobel_Edge_Detection

Implementação em pipeline do Sobel Edge Detection na câmera OV7670 e em imagens estáticas.
  • 27
  • MIT

dbgbus

Uma coleção de barramentos de depuração desenvolvida e apresentada em zipcpu.com.
  • 27

jt89

sn76489an núcleo Verilog compatível, com ênfase na implementação FPGA e compatibilidade Megadrive/Master System.
  • 26
  • GNU General Public License v3.0 only

gateware

Submódulos IP, formatados para facilitar a integração CI.
  • 24
  • GNU General Public License v3.0

boxlambda

Sandbox de microcomputador baseado em FPGA para experimentação de software e RTL.
  • 24
  • MIT

psram-tang-nano-9k

Um controlador PSRAM/HyperRAM de código aberto para Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA.
  • 24
  • Apache License 2.0

CPLD-Guide

Guia de Dispositivos Lógicos Programáveis ​​Complexos (CPLD).
  • 21

FPGA_OV7670_Camera_Interface

Transmissão em tempo real da câmera OV7670 via VGA com resolução de 640x480 a 30 fps.
  • 21
  • MIT

Rosebud

Framework para Desenvolvimento Middlebox acelerado por FPGA.
  • 20
  • MIT

color3

Informações sobre a placa eeColor Color3 HDMI FPGA.
  • 19
  • MIT

RISC-V

Implementação do projeto do Núcleo RV32I em Verilog HDL com extensão Zicsr.
  • 19
  • MIT

ice40_power

Análise de potência dos dispositivos ICE40UP5K-SG48.
  • 18
  • MIT

arrowzip

Uma demonstração baseada em ZipCPU da placa FPGA MAX1000.
  • 17

icozip

Uma porta de demonstração ZipCPU para o icoboard.
  • 16

caravel_fulgor_opamp

OpAmp de uso geral do chip de teste usando Skywater SKY130 PDK.
  • 15
  • Apache License 2.0

FusionConverter

Arquivos de design para o conversor NeoGeo MVS para AES de hardware aberto.
  • 15
  • GNU General Public License v3.0 only

dyract

Repositório de código aberto DyRACT.
  • 14

cia-verilog

Implementação do 8250 Complex Interface Adapter (CIA) em Verilog.
  • 14